当前位置:问答库>考研试题

2017年上海大学模拟与数字电路之电子技术基础-数字部分复试仿真模拟三套题

  摘要

一、简答题

1. 图1(a )所示为由触发器和门电路组成的系统。触发器的开关参数如下:

图1(a )

与门的传输延迟为:

(1)求系统的数据输入建立时间

或门的传输延迟

异或门的传输延迟

(2)系统的时钟及数据输入1的波形如图1(b )所示,请画出Q 的波形,并标明Q 对于时钟及数据输入1的延迟。(假定时钟的数据输入1能分别到达E 端和D 端。)

图1(b ) 时间波形

【答案】(1)由图1(a )可见:

或门的传输延迟

输延迟

异或门的传输延迟

触发器的建立时间

与门的传

图2 电路中D 、E 、Q 点的波形

(2)由图1(b )可知,时钟信号经与门到达E 端,与门的传输延迟时间形如图2(a )所示。

数据输入1到达D 的延迟时间=或门的传输延

所以D 波形如图2(b )所示。

在E=1时触发器的输出Q 等于D 端波形,但延时时,E 上跳变到高电平1,Q 等于D 端波形,但延时,所以Q 波形如图2(c )所示。 跳变)

2. 将如图(a )所示的逻辑电路改用与非门实现。

【答案】由图(a )所示电路可得输出的逻辑函数表达式:

非门实现的逻辑电路如图(b )所示。

在E=0时保持原状态;当(因为D —直为高电平,只有E +异或门的传输延迟,

故E 波

3. 已知电路及CP ,A 的波形如图所示,设触发器的初态为“0”,试画出波形。

以及输出端Z 的

【答案】根据电路图,两个JK 触发器构成异步时序逻辑电路,出JK 触发器的驱动方程、状态方程和输出方程为

在给定CP 、A 作用下,电路输出波形图略。

4. 由可编程逻辑阵列构成的组合逻辑电路如图所示。

(1)写出

的逻辑函数表达式;

(2)列出输入输出的真值表; (3)说明电路的逻辑功能。

【答案】⑴

(2)电路的真值表如表所示。