当前位置:问答库>考研试题

2018年大连海事大学信息科学技术学院808电子技术基础之电子技术基础-数字部分考研基础五套测试题

  摘要

一、选择题

1. 数/模转换器的分辨率取决于( )。

A. 输入数字量的位数,位数越多分辨率越高;

B. 输出模拟电压

C. 参考电压

【答案】A

【解析】分辨率以输出二进制数或十进制数的位数表示,它表明

辨能力。n 位二进制数字输出的输入电压的最小差异为满量程输入的

2. 函数

【答案】A

【解析】将函数表达式的卡诺图如图所示。

转换器应能区分输入模拟电压的 ,其完全和表达式是( )。

转换器对输入信号的分个不同等级大小,能区分的大小,越大,分辨率越高; 越大,分辨率越高; 的大小,D. 运放中反馈电阻的大小,电阻越大,分辨率越高

图 函数表达式的卡诺图

3. 4级移位寄存器,现态为0111,经右移一位后其次态为( )。

A.0011或1011

B.1111或1110

C.1011或1110

D.0011或1111

【答案】B

【解析】实际上移位可以看做小数点做移动,右移相当于小数点右移,应该是前三位为111,最后一位不确定,在阎石教科书中所举的例子从左到右是低位到高位进行的变换。

4. 比较两位二进制数和当时输出F=1,则F 表达式是( )。

【答案】C 【解析】

5. 已知74系列TTL 集成电路的静态参数如下:

下列说法正确的是( )

A. 高电平扇出系数:20

B. 低电平扇出系数:16

C. 扇出系数:16

D. 扇出系数:20

【答案】ABC

【解析】高电平扇出系数低电平扇出系数 扇出系数为两者中的小值。

6. 可以将输出端直接并联实现“线与”逻辑的门电路是( )。

A. 三态输出的门电路;

B. 推拉式输出结构的TTL 门电路

C. 集电极开路输出的TTL 门电路

D. 互补输出结构的CMOS 门电路

【答案】A

【解析】BC 两项,一般TTL 门输出端并不能直接并联使用,否则这些门的输出管之间由于低阻抗形成很大的短路电流(灌电流),而烧坏器件。D 项,互不输出CMOS 门电路,输出端直接并联实现线或。

7. 在下列逻辑电路中,不是组合逻辑电路的是( )。

A. 译码器

B. 编码器

C. 全加器

D. 寄存器

【答案】D

【解析】一个触发器能储存1位二值代码,N 个触发器组成的寄存器能储存一组N 位的二值代码。只有使能端允许、被触发的时候状态才发生改变;而组合逻辑电路和时钟没有关系,输入端发生改变的同时,输出也会做相应的变化。

8. 以下代码中为无权码的为( )。

A.8421BCD 码B.5421BCD 码C. 余三码D. 格雷码

【答案】CD

【解析】位权:在某一进位制的数中,每一位的大小都对应着该位上的数码乘上一个固定的数,这个固定的数就是这一位的权数,权数是一个幂。明显AB 每位上表示某一个数值,CD 只是为了方便设定的编码。

9. 已知时钟脉冲频率为A. 五进制计数器

B. 五位二进制计数器

C. 单稳态触发器

C. 多谐振荡器

【答案】A

【解析】频率变为原来的五分之…,是五分频,只需要五次脉冲-进位即可实现。

10.—个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz , 经过( )可转换为4位并行数据输出。

A.8ms

B.4ms

C.8μs

D.4μs

【答案】B

【解析】串行数据逐一输入,一位数据输入时间l/lkHz=lms, 4位为4ms 。

欲得到频率为的矩形波应采用( )。

二、填空题

11.用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。 【答案】

线,

根行线。 【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列