当前位置:问答库>考研试题

2018年浙江工业大学计算机科学与技术学院408计算机学科专业基础综合之计算机组成原理考研强化五套模拟题

  摘要

一、选择题

1. 下列选项中,对正确接收到的数据帧进行确认的MAC 协议是( )。

A.CSMA

B.CDMA

C.CSMA/CD

D.CSMA/CA

【答案】D

【解析】可采用排除法。CDMA 是码分多址复用,是物理层的内容;CSMA/CD即带冲突检测的载波监听多路访问,接收方并不需要确认;CSMA/CD是CSMA 的加强版,故CSMA 也无确定;CSMA/CD是802.11中的协议,其利用ACK 信号来避免冲突的发生,也就是说,只有当客户端收到网络上返回的ACK 信号后才确认送出的数据已经正确到达目的地址,因此答案是D 。

2. 下列关于中断I/O方式和DMA 方式比较的叙述中,错误的是( )

A. 中断I/O方式请求的是方式请求的是CPU 处理时间,DMA 方式请求的是总线使用权

B. 中断响应发生在一条指令执行结束后,中断响应发生在一条指令执行结束后,DMA 响应发生在一个总线事务完成后

C. 中断I/O方式下数据传送通过软件完成,方式下数据传送通过软件完成,DMA 方式下数据传送由硬件完成

D. 中断I/O方式适用于所有外部设备,方式适用于所有外部设备,DMA 方式仅适用于快速外部设备

【答案】D

【解析】中断处理方式:在I/O设备输入每个数据的过程中,由于无需CPU 干预,因而可使CPU 与I/O设备并行工作。仅当输完一个数据时,才需CPU 花费极短的时间去做些中断处理。因此中断申请使用的是CPU 处理时间,发生的时间是在一条指令执行结束之后,数据是在软件的控制下完成传送。而DMA 方式与之不同。DMA 方式:数据传输的基本单位是数据块,即在CPU 与I/O设备之间, 每次传送至少一个数据块,DMA 方式每次申请的是总线的使用权,所传送的数据是从设备直接送入内存的或者相反;仅在传送一个或多个数据块的开始和结束时,才需CPU 干预,整块数据的传送是在控制器的控制下完成的。答案D 的说法不正确。

3. 响应外部中断的过程中,中断隐指令完成的操作,除保护断点外,还包括( )。

Ⅰ. 开关中断Ⅱ. 保存通用寄存器的内容Ⅲ. 形成中断服务程序入口地址并送PC

A. 仅Ⅰ、Ⅱ

B. 仅Ⅰ、Ⅲ

C. 仅Ⅱ、Ⅲ

D. Ⅰ、Ⅱ、Ⅲ

【答案】B 。

【解析】中断隐指令完成的操作有3个:①保存断点;②关中断;③引出中断服务程序(形成中断服务程序入口地址并送PC )。而保存通用寄存器内容的操作是由软件来实现,不是由中断隐指令实现的。

4. 计算机系统的输入输出接口是( )之间的交接界面。

A. CPU与存储器

B. 主机与外围设备

C. 存储器与外围设备

D.CPU 与系统总线

【答案】B

5. 下列关于SMTP 协议的叙述中,正确的是( )

ⅠⅡⅢⅣ. 只支持传输7比特ASCII 码内容

Ⅱ. 支持在邮件服务器之间发送邮件

Ⅲ. 支持从用户代理向邮件服务器发送邮件

Ⅳ. 支持从邮件服务器向用户代理发送邮件

A. 仅Ⅰ、Ⅱ和Ⅲ

B. 仅Ⅰ、Ⅱ和Ⅳ

C. 仅Ⅰ、Ⅲ和Ⅳ

D. 仅Ⅱ、Ⅲ和Ⅳ

【答案】A

【解析】根据下图可知,SMTP 协议支持在邮件服务器之间发送邮件,也支持从用户代理向邮件服务器发送信息。SMTP 协议只支持传输7比特的ASCII 码内容

6. 对如下所示的有向图进行拓扑排序,得到的拓扑序列可能是( )

A.3, 1, 2, 4, 5, 6

B.3, 1, 2, 4, 6, 5

C.3, 1, 4, 2, 5, 6

D.3, 1, 4, 2, 6,

5

【答案】D

【解析】拓扑排序方法如下:

(1)从有向图中选择一个没有前驱(即入度为0)的顶点并且输出它;

(2)从图中删去该顶点,并且删去从该顶点发出的全部有向边;

(3)重复上述两步,直到剩余的网中不再存在没有前趋的顶点为止。

对于此有向图进行拓扑排序所有序列为:3, 1, 4, 6, 2, 5和3, 1, 4, 2, 6, 5。所以选D

7. 下列陈述中正确的是_____。

A. 在

C. 周期内,传送方式中,不能执行程序 首先执行入栈指令将程序计数器内容保护起来 控制器每传送一个数据就窃取一个指令周期

与外设之间的数据传输

首先要根据中断优先级B. 中断发生时,D. 输入输出操作的最终目的是要实现【答案】D 【解析】A 项,和可并行执行;B 项,中断发生时,

判定是否响应中断,响应中断后才会有保存现场操作;C 项,

单位进行的,每传送一个数据块窃取一个指令周期。

8. 以下关于多核技术的描述中,不正确的是( )。 的数据传送是以数据块为基本

A. 处理机片内使用共享的Ljcache 取代各个核私有的L2 cache能够获得系统整体性能的提升

B. 多核处理机核间耦合度高,可以在任务级、线程级和指令级等多个层次充分发挥程序的并行性

C. 图形处理机(GPU )与通用CPU 集成在一颗芯片上构成异构多核处理机

D. 与交叉开关结构相比,总线结构能够有效提高核间数据交换的带宽

【答案】D