当前位置:问答库>考研试题

2018年江西农业大学工学院907电子技术[专业硕士]之电子技术基础-数字部分考研仿真模拟五套题

  摘要

一、简答题

1. (1)指出图(a )所示触发器的触发方式。(其中

当CP=1时,开关接通)

(2)分析图(b )所示触发器的工作原理,指出其触发方式。

(3)有如图(C )所示输入波形加在(1)、(2)所示的触发器上,画出它们的输出波形。

【答案】(1)这是一个D 型锁存器。

当CP=0时,左边的传输开关断开,右边的传输开关接通,状态保持不变, 当CP=1时,右边的传输开关断开,左边的传输开关接通,输入信号D 能传输到输出端

因此该触发器是电平触发。

(2)这是一个由2个D 锁存器构成的主从CMOS 触发器:左边一个是主触发器,右边一个是从触发器。

当CP=0时,主触发器接收来自D 的数据,从触发器锁存,输出端Q ,

显然,这是一个正边沿触发的D 型触发器。

(3)设电路的初始状态为1,则输出波形如图(d )所示,其中

出波形,是第(2)小题电路的输出波形。

是第(1)小题电路的输的状态保持不变。 当CP=1时,主触发器锁存,锁存到达主触发器输出端的输入数据D ,从触发器接收数据

,为一开关,当CP=0时,开关断开;

2. 试画出在图1所示输入波形的作用下,上升和下降边沿JK 触发器的输出波形。设触发器的初态为“0”。

图1 输入波形图

【答案】上升和下降边沿JK 触发器的真值表相同,见表。上升沿JK 触发器在时钟的上升沿时触发,下降沿JK 触发器在时钟的下降沿时触发。

按照触发时钟沿和真值表画出上升和下降边沿JK 触发器的输出波形,如图2。

表 真值表

图2

3. 采用D 触发器和尽量少的门电路设计一个串行数据检测器,该电路具有1个数据输入端D 和1个时钟端口,1个信号输出端F 。当连续3个时钟触发时D 都为1或都为0, 则F 输出高电平,否则输出低电平。写出电路的转移/输出表,画出逻辑电路图。

【答案】采用D 触发器实现的串行右移移位寄存器形式,将串行序列检测转换为并行序列检测。

在D 触发器构

器中,

入的数据实际上已经寄存在

换为检测成的串行右移移位寄存代入特性方程得状态方程:由此可见,输入D 端连续三个脉冲输中。即将检测D 端是否连续输入了000或者111, 就转三个状态是否为000或者111.

表 根据上述设计思路,得转移/输出如表所示。

专注考研专业课13年,提供海量考研优质文档!

根据表可得输出F 表达式为

逻辑电路图(见图)

4.

已知逻辑函数

利用卡诺图化简法直接求函数(1)

【答案】画出函数卡诺图如图2

所示。

得到;的卡诺图就是由

卡诺图和卡诺图就是由的卡诺图就是由卡诺图和卡诺图和的卡诺图相应的最小项进行与运算的的卡诺图相应的最小项进行或运算得到;的卡诺图,如图1(a )、(b )所示。 和的的卡诺图相应的最小项进行异或运算得到。

按照带约束项逻辑函数的化简方法进行化简,得