当前位置:问答库>考研试题

桂林电子科技大学208通信电子电路及EDA技术2015年硕士考研复试真题研究生入学考试复试试题

  摘要

桂林电子科技大学硕士研究生入学考试复试试卷 考试科目代码:208 考试科目名称:通信电子线路及EDA 技术A 请注意:答案必须写在答题纸上(写在试卷上无效)。

EDA 技术A

一、 选择题(每题2分,共10分)

1.下面属于V erilog HDL线网型变量的是( )

A 、 reg B 、 integer C 、 time D 、wire

2.下列不属于常用电阻封装的是( )

A 、 0402 B 、 0805 C 、AXIAL0.4 D 、 SIP2

3.常用的“DIP16”封装,第一脚与第二脚之间的间距为( )

A 、2mm B 、1.5mm C 、100mil D 、150mil

4.在进行PCB 设计时,下面那个层定义了印制板的外围大小:

A 、keepoutlayer B 、multilayer C 、topoverlay D 、bottomlayer

5.当下载程序到CPLD 中,是将数据写入到CPLD 的()

A 、SRAM B 、EPROM C 、E 2ROM D 、FLASH

二、填空题(每题1分,共10分)

1、V erilog 的基本设计单元是 另一部分描述 即定义输入是如何影响 的。

2、用assign 描述的语句我们一般称之为并且它们是属于语句,即与语句的书写次序而用always 描述的语句我们一般称之为组合逻辑或逻辑,并且它们是属于书写

三、EDA 名词解释(10分)

写出下列缩写的中文含义:

ASIC : RTL :

FPGA : SOPC :

CPLD : LPM :EDA : IEEE :

IP : ISP :

四、简答题(每小题5分,共10分)

1. 进程语句的启动条件是怎样?

2. Reg 型和wire 型信号有什么本质的区别?

共 4 页 第 3 页