当前位置:问答库>考研试题

2018年湖北工业大学电气与电子工程学院942微机原理与应用之微型计算机原理及应用考研仿真模拟五套题

  摘要

一、选择题

1. 下面( )不是CPU 和外围设备之间数据交换的方式。

A.DMA 方式

B. 异步传送方式

C. 中断方式

D.I/O通道方式

【答案】B

2. 子程序比宏指令( )。

A. 占内存空间小,速度慢

B. 占内存空间大,速度慢

C. 占内存空间小,速度快

D. 占内存空间大,速度快

【答案】A

3. 一个完整的计算机系统通常应包括( )。

A. 系统软件和应用软件

B. 计算机及其外部设备

C. 硬件系统和软件系统

D. 系统硬件和系统软件

【答案】C

【解析】一个完整的计算机系统应该既包含硬件系统,又包含了软件系统。A 项,只是涉及了软件系统;B 项,只涉及了硬件系统;D 项,只是片面地提到了系统硬件和系统软件,还应包括其他硬件和软件。

4. BCD 码运算中,设AL=25H, BL=71H, 进行BCD 码减法运算后,AL=( )。

A.67H

B.54H

C.43H

D.B4H

【答案】B

【解析】25H —71H=B4H, 高4位有借位,进行减60H 修正,结果为54H 。

5. 在DMA 方式下,CPU 与总线的关系是( )。

A. 只能控制地址总线

B. 相互成隔离状态

C. 只能控制数据线

D. 相互成短接状态

【答案】B

【解析】DMA 方式下,CPU 对数据的传输不再干预,放弃了对总线的控制权,包括地址总线和数据总线,与总线成隔离状态。

6. 中断发生时,由硬件保护并更新程序计数器地址,而不是由软件完成,主要是为了 ( )。

A. 能进入中断处理程序并能正确返回原程序

B. 节省内存

C. 提高处理机的速度

D. 使中断处理程序易于编制,且不易出错

【答案】A

7. 用4K ×4的芯片组成16Kx8的RAM , 需要( )。

A.16片

B.32片

C.4片

D.8片

【答案】D 【解析】因此需要8片。

8. 在数据段中定义了两个变量,执行MOV DX,WORD PTR[X+1]后,DX 中的值为( )

.

A.0091H

B.9291H

C.9192H

D.0092H

【答案】B

9. 若总线地址为26位,则最大地址空间为( )B 。

A.6M

B.24M

C.64M

D.128M

【答案】C

【解析】地址总线有26位,则地址空间为因此答案为C 项。

10.(多选)有关存储器映像I/O方式错误描述的是( )。

A. 又称为I/O独立方式

B.I/O端口地址空间独立于存储器地址空间

C. 增加地址译码的复杂性

D.I/O指令类型较少

【答案】ABC

【解析】FO 接口不是独立方式,I/O端口地址空间不独立于存储器地址空间,没有增加地址译码的复杂性。

11.—般查询I/O时总是按( )次序完成一个字符的传输。

A. 写数据端口,读/写控制端口

B. 读状态端口,读/写数据端口

C. 写控制端口,读/写状态端口

D. 读控制端口,读/写数据端口

【答案】B

【解析】一般查询I/O时总是按读状态端口,读/写数据端口次序完成一个字符的传输,所以此题的正确。

12.能够实现对I/O端口进行写操作的指令。( ) A.

B.

c.

D.

【答案】D

在每个总线周期的 【解析】为了CPU 能和不同速度的存储器或I/O接口进行连接,设计了Ready 输入信号。CPU 状态对Ready 进行采样。当Ready 信号有效时表示存储器或I/O准备好发送

采样到Ready 为低电平以或接收数据。CPU 执行典型的总线周期,在4个T 状态内完成总线操作。如果存储器或I/O的速度较慢,不能与CPU 的速度相匹配,可令Ready 为低电平。CPU 在

后,便在之后插入

1时,被访问部件准备就绪;为0时,被访问部件未准备就绪。

13.系统寄存器GDTR 的作用是( )。

A. 提供描述符的索引号

B. 提供分页管理中页目录的地址

C. 提供全局描述符表GDT 的入口地址

,延长读写周期,使CPU 能和较慢速度的存储器或I/O接口相匹配。为