当前位置:问答库>考研试题

2018年西北农林科技大学机械与电子工程学院805电工电子学之电工学-电子技术考研强化五套模拟题

  摘要

一、填空题

1. 在图所示可编程阵列逻辑(PAL )电路中

,_____, _____。

图 【答案】

2. 在阻容耦合共射放大电路中,影响低频响应的主要因素是_____,而影响高频响应的主要因素_____。

【答案】耦合电容大小;结电容大小

3. 在数字电路中,晶体管工作在饱和与截止两种工作状态,为了使晶体管可靠截止,通常使管子的发射结和集电结均处于_____偏置状态。

【答案】反向

【解析】均处于反向偏置状态。

4. 理想运放工作在线性区时的重要特点是_____。

【答案】两输入端虚短、虚断

5. 所谓CAM 存储器指_____,SAM 是指顺序访问存储器,_____就是一种常用的SAM 存储器。FPGA 英文全称是_____

【答案】内容可多址存储器;磁带;

第 2 页,共 50 页

6. 双极型三极管内部有两个

_____。 结,即_____结与_____结。使三极管处于放大状态的外部条件是

【答案】集电;发射;集电结反偏,发射结正偏

二、综合计算题

7. 先将双4选1多路数据选择器74LS153和最少的门电路扩展成8选1的MUX 电路,再试用该MUX 设计一个BCD 码识别电路,即要求当输入信号

情况时输出Z=0。图(a )是74LS153的管脚图和功能表如表1所示。

1

时输出Z=l; 其他

第 3 页,共 50 页

专注考研专业课13年,提供海量考研优质文档!

【答案】(1)根据题意,设为8选1多路数据选择器的地址选择端,

为8选1多路数据选择器的数据输入端,F

为8选1多路数据选择器

的输出端

,则可得到将双

4选1多路数据选择器74LS153和最少的门电路扩展成8选1的MUX 电路,如图(b )所示。

2)根据题目要求

,得到状态表如表2

所示。

表2

则得到Z 的逻辑代数式为

若令D 、C 、B 分别连接八选一数据选择器的端,则Z 可以化简为

则八选一数据选择器的数据输入端为

(c )所示。

第 4 页,共

50 页 逻辑电路连接图如图