当前位置:电气工程公共基础题库>第五节数字电子技术题库

问题:

[单选] 与4位串行进位加法器比较,使用超前进位全加器的目的是()。

完成自动加法进位。完成4位加法。提高运算速度。完成4位串行加法。

问题:

[单选] 功能块电路内部一般是由()组成。

A.单片MSI。B.多片MSI。C.各种门电路。D.无法确定。

问题:

[单选] 某逻辑电路由一个功能块电路组成.整体电路的逻辑功能与这个功能块原来的逻辑功能()。

一定相同。一定不同。不一定相同。无法确定。

问题:

[单选] 同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为()。

A.00。B.01。C.l0。D.11。

问题:

[单选] 基本置RS触发器的输入直接控制其输出状态,所以它不能被称为()触发器。

A.直接置1、清0。B.直接置位、复位。C.同步。D.异步。

问题:

[单选] 要使JK触发器的输出Q从1变成0,它的输入信号JK应为();

00。01。10。无法确定。

问题:

[单选] 如果把触发器的JK输入端接到一起,该触发器就转换成()触发器。

A.D。B.T。C.RS。D.T。

问题:

[单选] 如果触发器的次态仅取决于CP()时输入信号的状态,就可以克服空翻。

A.上升(下降)。B.高电平。C.低电平。D.无法确定。

问题:

[单选] 主从JK触发器Q的状态是在时钟脉冲CP()发生变化。

A.上升沿。B.下降沿。C.高电平。D.低电平。

问题:

[单选] 维持阻塞型D触发器的状态由CP()时D的状态决定。

上升沿。下降沿。高电平。低电平。